mirror of
https://github.com/Fishwaldo/u-boot.git
synced 2025-03-20 22:21:41 +00:00
net: mscc: ocelot: Update DTS for Luton pcb90
Update device tree for luton to add support for luton pcb90. This pcb has 24 ports from which 12 ports are connected to SerDes6G. Signed-off-by: Horatiu Vultur <horatiu.vultur@microchip.com>
This commit is contained in:
parent
bd9216e29b
commit
5c629b1b69
4 changed files with 310 additions and 199 deletions
|
@ -5,6 +5,7 @@
|
||||||
|
|
||||||
/dts-v1/;
|
/dts-v1/;
|
||||||
#include "mscc,luton.dtsi"
|
#include "mscc,luton.dtsi"
|
||||||
|
#include <dt-bindings/mscc/luton_data.h>
|
||||||
|
|
||||||
/ {
|
/ {
|
||||||
model = "Luton26 PCB090 Reference Board";
|
model = "Luton26 PCB090 Reference Board";
|
||||||
|
@ -57,52 +58,195 @@
|
||||||
|
|
||||||
&mdio0 {
|
&mdio0 {
|
||||||
status = "okay";
|
status = "okay";
|
||||||
|
|
||||||
|
phy0: ethernet-phy@0 {
|
||||||
|
reg = <0>;
|
||||||
|
};
|
||||||
|
phy1: ethernet-phy@1 {
|
||||||
|
reg = <1>;
|
||||||
|
};
|
||||||
|
phy2: ethernet-phy@2 {
|
||||||
|
reg = <2>;
|
||||||
|
};
|
||||||
|
phy3: ethernet-phy@3 {
|
||||||
|
reg = <3>;
|
||||||
|
};
|
||||||
|
phy4: ethernet-phy@4 {
|
||||||
|
reg = <4>;
|
||||||
|
};
|
||||||
|
phy5: ethernet-phy@5 {
|
||||||
|
reg = <5>;
|
||||||
|
};
|
||||||
|
phy6: ethernet-phy@6 {
|
||||||
|
reg = <6>;
|
||||||
|
};
|
||||||
|
phy7: ethernet-phy@7 {
|
||||||
|
reg = <7>;
|
||||||
|
};
|
||||||
|
phy8: ethernet-phy@8 {
|
||||||
|
reg = <8>;
|
||||||
|
};
|
||||||
|
phy9: ethernet-phy@9 {
|
||||||
|
reg = <9>;
|
||||||
|
};
|
||||||
|
phy10: ethernet-phy@10 {
|
||||||
|
reg = <10>;
|
||||||
|
};
|
||||||
|
phy11: ethernet-phy@11 {
|
||||||
|
reg = <11>;
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
&port0 {
|
&mdio1 {
|
||||||
|
status = "okay";
|
||||||
|
|
||||||
|
phy12: ethernet-phy@12 {
|
||||||
|
reg = <0>;
|
||||||
|
};
|
||||||
|
phy13: ethernet-phy@13 {
|
||||||
|
reg = <1>;
|
||||||
|
};
|
||||||
|
phy14: ethernet-phy@14 {
|
||||||
|
reg = <2>;
|
||||||
|
};
|
||||||
|
phy15: ethernet-phy@15 {
|
||||||
|
reg = <3>;
|
||||||
|
};
|
||||||
|
phy16: ethernet-phy@16 {
|
||||||
|
reg = <4>;
|
||||||
|
};
|
||||||
|
phy17: ethernet-phy@17 {
|
||||||
|
reg = <5>;
|
||||||
|
};
|
||||||
|
phy18: ethernet-phy@18 {
|
||||||
|
reg = <6>;
|
||||||
|
};
|
||||||
|
phy19: ethernet-phy@19 {
|
||||||
|
reg = <7>;
|
||||||
|
};
|
||||||
|
phy20: ethernet-phy@20 {
|
||||||
|
reg = <8>;
|
||||||
|
};
|
||||||
|
phy21: ethernet-phy@21 {
|
||||||
|
reg = <9>;
|
||||||
|
};
|
||||||
|
phy22: ethernet-phy@22 {
|
||||||
|
reg = <10>;
|
||||||
|
};
|
||||||
|
phy23: ethernet-phy@23 {
|
||||||
|
reg = <11>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
&switch {
|
||||||
|
ethernet-ports {
|
||||||
|
port0: port@0 {
|
||||||
|
reg = <0>;
|
||||||
phy-handle = <&phy0>;
|
phy-handle = <&phy0>;
|
||||||
};
|
};
|
||||||
|
port1: port@1 {
|
||||||
&port1 {
|
reg = <1>;
|
||||||
phy-handle = <&phy1>;
|
phy-handle = <&phy1>;
|
||||||
};
|
};
|
||||||
|
port2: port@2 {
|
||||||
&port2 {
|
reg = <2>;
|
||||||
phy-handle = <&phy2>;
|
phy-handle = <&phy2>;
|
||||||
};
|
};
|
||||||
|
port3: port@3 {
|
||||||
&port3 {
|
reg = <3>;
|
||||||
phy-handle = <&phy3>;
|
phy-handle = <&phy3>;
|
||||||
};
|
};
|
||||||
|
port4: port@4 {
|
||||||
&port4 {
|
reg = <4>;
|
||||||
phy-handle = <&phy4>;
|
phy-handle = <&phy4>;
|
||||||
};
|
};
|
||||||
|
port5: port@5 {
|
||||||
&port5 {
|
reg = <5>;
|
||||||
phy-handle = <&phy5>;
|
phy-handle = <&phy5>;
|
||||||
};
|
};
|
||||||
|
port6: port@6 {
|
||||||
&port6 {
|
reg = <6>;
|
||||||
phy-handle = <&phy6>;
|
phy-handle = <&phy6>;
|
||||||
};
|
};
|
||||||
|
port7: port@7 {
|
||||||
&port7 {
|
reg = <7>;
|
||||||
phy-handle = <&phy7>;
|
phy-handle = <&phy7>;
|
||||||
};
|
};
|
||||||
|
port8: port@8 {
|
||||||
&port8 {
|
reg = <8>;
|
||||||
phy-handle = <&phy8>;
|
phy-handle = <&phy8>;
|
||||||
};
|
};
|
||||||
|
port9: port@9 {
|
||||||
&port9 {
|
reg = <9>;
|
||||||
phy-handle = <&phy9>;
|
phy-handle = <&phy9>;
|
||||||
};
|
};
|
||||||
|
port10: port@10 {
|
||||||
&port10 {
|
reg = <10>;
|
||||||
phy-handle = <&phy10>;
|
phy-handle = <&phy10>;
|
||||||
};
|
};
|
||||||
|
port11: port@11 {
|
||||||
&port11 {
|
reg = <11>;
|
||||||
phy-handle = <&phy11>;
|
phy-handle = <&phy11>;
|
||||||
|
};
|
||||||
|
port12: port@12 {
|
||||||
|
reg = <12>;
|
||||||
|
phy-handle = <&phy12>;
|
||||||
|
phys = <&serdes_hsio 12 SERDES6G(1) PHY_MODE_QSGMII>;
|
||||||
|
};
|
||||||
|
port13: port@13 {
|
||||||
|
reg = <13>;
|
||||||
|
phy-handle = <&phy13>;
|
||||||
|
phys = <&serdes_hsio 13 0xff PHY_MODE_QSGMII>;
|
||||||
|
};
|
||||||
|
port14: port@14 {
|
||||||
|
reg = <14>;
|
||||||
|
phy-handle = <&phy14>;
|
||||||
|
phys = <&serdes_hsio 14 0xff PHY_MODE_QSGMII>;
|
||||||
|
};
|
||||||
|
port15: port@15 {
|
||||||
|
reg = <15>;
|
||||||
|
phy-handle = <&phy15>;
|
||||||
|
phys = <&serdes_hsio 15 0xff PHY_MODE_QSGMII>;
|
||||||
|
};
|
||||||
|
port16: port@16 {
|
||||||
|
reg = <16>;
|
||||||
|
phy-handle = <&phy16>;
|
||||||
|
phys = <&serdes_hsio 16 SERDES6G(2) PHY_MODE_QSGMII>;
|
||||||
|
};
|
||||||
|
port17: port@17 {
|
||||||
|
reg = <17>;
|
||||||
|
phy-handle = <&phy17>;
|
||||||
|
phys = <&serdes_hsio 17 0xff PHY_MODE_QSGMII>;
|
||||||
|
};
|
||||||
|
port18: port@18 {
|
||||||
|
reg = <18>;
|
||||||
|
phy-handle = <&phy18>;
|
||||||
|
phys = <&serdes_hsio 18 0xff PHY_MODE_QSGMII>;
|
||||||
|
};
|
||||||
|
port19: port@19 {
|
||||||
|
reg = <19>;
|
||||||
|
phy-handle = <&phy19>;
|
||||||
|
phys = <&serdes_hsio 19 0xff PHY_MODE_QSGMII>;
|
||||||
|
};
|
||||||
|
port20: port@20 {
|
||||||
|
reg = <20>;
|
||||||
|
phy-handle = <&phy20>;
|
||||||
|
phys = <&serdes_hsio 20 SERDES6G(3) PHY_MODE_QSGMII>;
|
||||||
|
};
|
||||||
|
port21: port@21 {
|
||||||
|
reg = <21>;
|
||||||
|
phy-handle = <&phy21>;
|
||||||
|
phys = <&serdes_hsio 21 0xff PHY_MODE_QSGMII>;
|
||||||
|
};
|
||||||
|
port22: port@22 {
|
||||||
|
reg = <22>;
|
||||||
|
phy-handle = <&phy22>;
|
||||||
|
phys = <&serdes_hsio 22 0xff PHY_MODE_QSGMII>;
|
||||||
|
};
|
||||||
|
port23: port@23 {
|
||||||
|
reg = <23>;
|
||||||
|
phy-handle = <&phy23>;
|
||||||
|
phys = <&serdes_hsio 23 0xff PHY_MODE_QSGMII>;
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
|
@ -63,52 +63,94 @@
|
||||||
|
|
||||||
&mdio0 {
|
&mdio0 {
|
||||||
status = "okay";
|
status = "okay";
|
||||||
|
|
||||||
|
phy0: ethernet-phy@0 {
|
||||||
|
reg = <0>;
|
||||||
|
};
|
||||||
|
phy1: ethernet-phy@1 {
|
||||||
|
reg = <1>;
|
||||||
|
};
|
||||||
|
phy2: ethernet-phy@2 {
|
||||||
|
reg = <2>;
|
||||||
|
};
|
||||||
|
phy3: ethernet-phy@3 {
|
||||||
|
reg = <3>;
|
||||||
|
};
|
||||||
|
phy4: ethernet-phy@4 {
|
||||||
|
reg = <4>;
|
||||||
|
};
|
||||||
|
phy5: ethernet-phy@5 {
|
||||||
|
reg = <5>;
|
||||||
|
};
|
||||||
|
phy6: ethernet-phy@6 {
|
||||||
|
reg = <6>;
|
||||||
|
};
|
||||||
|
phy7: ethernet-phy@7 {
|
||||||
|
reg = <7>;
|
||||||
|
};
|
||||||
|
phy8: ethernet-phy@8 {
|
||||||
|
reg = <8>;
|
||||||
|
};
|
||||||
|
phy9: ethernet-phy@9 {
|
||||||
|
reg = <9>;
|
||||||
|
};
|
||||||
|
phy10: ethernet-phy@10 {
|
||||||
|
reg = <10>;
|
||||||
|
};
|
||||||
|
phy11: ethernet-phy@11 {
|
||||||
|
reg = <11>;
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
&port0 {
|
&switch {
|
||||||
|
ethernet-ports {
|
||||||
|
port0: port@0 {
|
||||||
|
reg = <0>;
|
||||||
phy-handle = <&phy0>;
|
phy-handle = <&phy0>;
|
||||||
};
|
};
|
||||||
|
port1: port@1 {
|
||||||
&port1 {
|
reg = <1>;
|
||||||
phy-handle = <&phy1>;
|
phy-handle = <&phy1>;
|
||||||
};
|
};
|
||||||
|
port2: port@2 {
|
||||||
&port2 {
|
reg = <2>;
|
||||||
phy-handle = <&phy2>;
|
phy-handle = <&phy2>;
|
||||||
};
|
};
|
||||||
|
port3: port@3 {
|
||||||
&port3 {
|
reg = <3>;
|
||||||
phy-handle = <&phy3>;
|
phy-handle = <&phy3>;
|
||||||
};
|
};
|
||||||
|
port4: port@4 {
|
||||||
&port4 {
|
reg = <4>;
|
||||||
phy-handle = <&phy4>;
|
phy-handle = <&phy4>;
|
||||||
};
|
};
|
||||||
|
port5: port@5 {
|
||||||
&port5 {
|
reg = <5>;
|
||||||
phy-handle = <&phy5>;
|
phy-handle = <&phy5>;
|
||||||
};
|
};
|
||||||
|
port6: port@6 {
|
||||||
&port6 {
|
reg = <6>;
|
||||||
phy-handle = <&phy6>;
|
phy-handle = <&phy6>;
|
||||||
};
|
};
|
||||||
|
port7: port@7 {
|
||||||
&port7 {
|
reg = <7>;
|
||||||
phy-handle = <&phy7>;
|
phy-handle = <&phy7>;
|
||||||
};
|
};
|
||||||
|
port8: port@8 {
|
||||||
&port8 {
|
reg = <8>;
|
||||||
phy-handle = <&phy8>;
|
phy-handle = <&phy8>;
|
||||||
};
|
};
|
||||||
|
port9: port@9 {
|
||||||
&port9 {
|
reg = <9>;
|
||||||
phy-handle = <&phy9>;
|
phy-handle = <&phy9>;
|
||||||
};
|
};
|
||||||
|
port10: port@10 {
|
||||||
&port10 {
|
reg = <10>;
|
||||||
phy-handle = <&phy10>;
|
phy-handle = <&phy10>;
|
||||||
};
|
};
|
||||||
|
port11: port@11 {
|
||||||
&port11 {
|
reg = <11>;
|
||||||
phy-handle = <&phy11>;
|
phy-handle = <&phy11>;
|
||||||
|
};
|
||||||
|
};
|
||||||
};
|
};
|
||||||
|
|
|
@ -124,7 +124,7 @@
|
||||||
<0x030000 0x1000>, // VTSS_TO_REW
|
<0x030000 0x1000>, // VTSS_TO_REW
|
||||||
<0x070000 0x1000>, // VTSS_TO_DEVCPU_GCB
|
<0x070000 0x1000>, // VTSS_TO_DEVCPU_GCB
|
||||||
<0x080000 0x0100>, // VTSS_TO_DEVCPU_QS
|
<0x080000 0x0100>, // VTSS_TO_DEVCPU_QS
|
||||||
<0x0a0000 0x0100>; // VTSS_TO_HSIO
|
<0x0a0000 0x10000>; // VTSS_TO_HSIO
|
||||||
reg-names = "port0", "port1", "port2", "port3",
|
reg-names = "port0", "port1", "port2", "port3",
|
||||||
"port4", "port5", "port6", "port7",
|
"port4", "port5", "port6", "port7",
|
||||||
"port8", "port9", "port10", "port11",
|
"port8", "port9", "port10", "port11",
|
||||||
|
@ -137,79 +137,6 @@
|
||||||
ethernet-ports {
|
ethernet-ports {
|
||||||
#address-cells = <1>;
|
#address-cells = <1>;
|
||||||
#size-cells = <0>;
|
#size-cells = <0>;
|
||||||
|
|
||||||
port0: port@0 {
|
|
||||||
reg = <0>;
|
|
||||||
};
|
|
||||||
port1: port@1 {
|
|
||||||
reg = <1>;
|
|
||||||
};
|
|
||||||
port2: port@2 {
|
|
||||||
reg = <2>;
|
|
||||||
};
|
|
||||||
port3: port@3 {
|
|
||||||
reg = <3>;
|
|
||||||
};
|
|
||||||
port4: port@4 {
|
|
||||||
reg = <4>;
|
|
||||||
};
|
|
||||||
port5: port@5 {
|
|
||||||
reg = <5>;
|
|
||||||
};
|
|
||||||
port6: port@6 {
|
|
||||||
reg = <6>;
|
|
||||||
};
|
|
||||||
port7: port@7 {
|
|
||||||
reg = <7>;
|
|
||||||
};
|
|
||||||
port8: port@8 {
|
|
||||||
reg = <8>;
|
|
||||||
};
|
|
||||||
port9: port@9 {
|
|
||||||
reg = <9>;
|
|
||||||
};
|
|
||||||
port10: port@10 {
|
|
||||||
reg = <10>;
|
|
||||||
};
|
|
||||||
port11: port@11 {
|
|
||||||
reg = <11>;
|
|
||||||
};
|
|
||||||
port12: port@12 {
|
|
||||||
reg = <12>;
|
|
||||||
};
|
|
||||||
port13: port@13 {
|
|
||||||
reg = <13>;
|
|
||||||
};
|
|
||||||
port14: port@14 {
|
|
||||||
reg = <14>;
|
|
||||||
};
|
|
||||||
port15: port@15 {
|
|
||||||
reg = <15>;
|
|
||||||
};
|
|
||||||
port16: port@16 {
|
|
||||||
reg = <16>;
|
|
||||||
};
|
|
||||||
port17: port@17 {
|
|
||||||
reg = <17>;
|
|
||||||
};
|
|
||||||
port18: port@18 {
|
|
||||||
reg = <18>;
|
|
||||||
};
|
|
||||||
port19: port@19 {
|
|
||||||
reg = <19>;
|
|
||||||
};
|
|
||||||
port20: port@20 {
|
|
||||||
reg = <20>;
|
|
||||||
};
|
|
||||||
port21: port@21 {
|
|
||||||
reg = <21>;
|
|
||||||
};
|
|
||||||
port22: port@22 {
|
|
||||||
reg = <22>;
|
|
||||||
};
|
|
||||||
port23: port@23 {
|
|
||||||
reg = <23>;
|
|
||||||
};
|
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
||||||
|
@ -219,42 +146,23 @@
|
||||||
compatible = "mscc,luton-miim";
|
compatible = "mscc,luton-miim";
|
||||||
reg = <0x700a0 0x24>;
|
reg = <0x700a0 0x24>;
|
||||||
status = "disabled";
|
status = "disabled";
|
||||||
|
};
|
||||||
|
|
||||||
phy0: ethernet-phy@0 {
|
mdio1: mdio@700c4 {
|
||||||
reg = <0>;
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
compatible = "mscc,luton-miim";
|
||||||
|
reg = <0x700c4 0x24>;
|
||||||
|
status = "disabled";
|
||||||
};
|
};
|
||||||
phy1: ethernet-phy@1 {
|
|
||||||
reg = <1>;
|
hsio: syscon@10d0000 {
|
||||||
};
|
compatible = "mscc,luton-hsio", "syscon", "simple-mfd";
|
||||||
phy2: ethernet-phy@2 {
|
reg = <0xa0000 0x10000>;
|
||||||
reg = <2>;
|
|
||||||
};
|
serdes_hsio: serdes_hsio {
|
||||||
phy3: ethernet-phy@3 {
|
compatible = "mscc,vsc7527-serdes";
|
||||||
reg = <3>;
|
#phy-cells = <3>;
|
||||||
};
|
|
||||||
phy4: ethernet-phy@4 {
|
|
||||||
reg = <4>;
|
|
||||||
};
|
|
||||||
phy5: ethernet-phy@5 {
|
|
||||||
reg = <5>;
|
|
||||||
};
|
|
||||||
phy6: ethernet-phy@6 {
|
|
||||||
reg = <6>;
|
|
||||||
};
|
|
||||||
phy7: ethernet-phy@7 {
|
|
||||||
reg = <7>;
|
|
||||||
};
|
|
||||||
phy8: ethernet-phy@8 {
|
|
||||||
reg = <8>;
|
|
||||||
};
|
|
||||||
phy9: ethernet-phy@9 {
|
|
||||||
reg = <9>;
|
|
||||||
};
|
|
||||||
phy10: ethernet-phy@10 {
|
|
||||||
reg = <10>;
|
|
||||||
};
|
|
||||||
phy11: ethernet-phy@11 {
|
|
||||||
reg = <11>;
|
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
};
|
};
|
||||||
|
|
17
include/dt-bindings/mscc/luton_data.h
Normal file
17
include/dt-bindings/mscc/luton_data.h
Normal file
|
@ -0,0 +1,17 @@
|
||||||
|
/* SPDX-License-Identifier: (GPL-2.0+ OR MIT) */
|
||||||
|
/*
|
||||||
|
* Copyright (c) 2019 Microsemi Corporation
|
||||||
|
*/
|
||||||
|
|
||||||
|
#ifndef _LUTON_DATA_H_
|
||||||
|
#define _LUTON_DATA_H_
|
||||||
|
|
||||||
|
#define SERDES6G(x) (x)
|
||||||
|
#define SERDES6G_MAX SERDES6G(5)
|
||||||
|
#define SERDES_MAX (SERDES6G_MAX)
|
||||||
|
|
||||||
|
/* similar with phy_interface_t */
|
||||||
|
#define PHY_MODE_SGMII 2
|
||||||
|
#define PHY_MODE_QSGMII 4
|
||||||
|
|
||||||
|
#endif
|
Loading…
Add table
Reference in a new issue